fbpx
Wikipedia

SSE3

SSE3 Conocido por el nombre en código que le puso Intel, Prescott New Instructions (PNI) es la tercera generación de las instrucciones SSE para la arquitectura IA-32. Intel mostró las SSE3 a principios de 2004 con la revisión de su CPU Pentium 4 llamada Prescott. En abril de 2005 AMD sacó una parte del SSE3 en la revisión E (llamadas Venice y San Diego) de su CPU Athlon 64.

SSE3 añade 13 nuevas instrucciones a SSE2.

Cambios

El cambio más notable es la capacidad de trabajar horizontalmente en un registro (en oposición a las operaciones más o menos estrictas de operar en vertical de las anteriores instrucciones SSE). Concretamente se añadieron ciertas instrucciones para sumar y restar múltiples valores almacenados en un mismo registro. Estas instrucciones simplifican enormemente las implementaciones de operaciones con Procesamiento digital de señales y Gráficos 3D por computadora. También hay nuevas instrucciones para convertir números en punto flotante a enteros sin tener que cambiar el modo global de redondeo.

CPUs con SSE3

Véase también

Enlaces externos

    •   Datos: Q1152888

    sse3, conocido, nombre, código, puso, intel, prescott, instructions, tercera, generación, instrucciones, para, arquitectura, intel, mostró, principios, 2004, revisión, pentium, llamada, prescott, abril, 2005, sacó, parte, revisión, llamadas, venice, diego, ath. SSE3 Conocido por el nombre en codigo que le puso Intel Prescott New Instructions PNI es la tercera generacion de las instrucciones SSE para la arquitectura IA 32 Intel mostro las SSE3 a principios de 2004 con la revision de su CPU Pentium 4 llamada Prescott En abril de 2005 AMD saco una parte del SSE3 en la revision E llamadas Venice y San Diego de su CPU Athlon 64 SSE3 anade 13 nuevas instrucciones a SSE2 Indice 1 Cambios 2 CPUs con SSE3 3 Vease tambien 4 Enlaces externosCambios EditarEl cambio mas notable es la capacidad de trabajar horizontalmente en un registro en oposicion a las operaciones mas o menos estrictas de operar en vertical de las anteriores instrucciones SSE Concretamente se anadieron ciertas instrucciones para sumar y restar multiples valores almacenados en un mismo registro Estas instrucciones simplifican enormemente las implementaciones de operaciones con Procesamiento digital de senales y Graficos 3D por computadora Tambien hay nuevas instrucciones para convertir numeros en punto flotante a enteros sin tener que cambiar el modo global de redondeo CPUs con SSE3 EditarAMD Athlon 64 desde Venice Stepping E3 y San Diego Stepping E4 Athlon 64 X2 Athlon 64 FX desde San Diego Stepping E4 Opteron desde Stepping E4 Sempron desde Palermo Stepping E3 Phenom Phenom II Turion 64 Turion 64 X2 Intel Celeron D Celeron 420 430 y 440 Pentium 4 desde Prescott Pentium 4 Extreme Edition solo la version para socket775 y de nucleo Prescott Pentium D Pentium Dual Core Intel Core Duo Intel Core Solo Intel Core 2 Duo Intel Core 2 Extreme Intel Core 2 Quad Xeon desde Nocona Atom VIA Centaur C7 Nano Transmeta Efficeon TM88xx NO Modelos Numeros TM86xx Vease tambien EditarMMX 3DNow SSE SSE2 SSE4 AVX Arquitectura x86 Anexo Listados de instrucciones x86Enlaces externos EditarInstrucciones propias del SSE3 Datos Q1152888 Obtenido de https es wikipedia org w index php title SSE3 amp oldid 119550088, wikipedia, wiki, leyendo, leer, libro, biblioteca,

    español

    , española, descargar, gratis, descargar gratis, mp3, video, mp4, 3gp, jpg, jpeg, gif, png, imagen, música, canción, película, libro, juego, juegos