fbpx
Wikipedia

Accelerated Graphics Port

En informática, Accelerated Graphics Port o AGP (en español "Puerto de gráfico acelerado") es una especificación de bus que proporciona una conexión directa entre el adaptador de gráficos y la memoria. Es un puerto (puesto que solo se puede conectar un dispositivo, mientras que en el bus se pueden conectar varios) desarrollado por Intel en 1996 como solución a los cuellos de botella que se producían en las tarjetas gráficas que usaban el bus PCI.[2]​ El diseño parte de las especificaciones del PCI 2.1.

Accelerated Graphics Port
Accelerated Graphics Port

Acelerated Graphics Port (AGP).
Información
Fecha de creación 1996[1][2]
Desarrollador Intel
Descontinuación 2004
Datos técnicos
Ancho en bits 32
Número de dispositivos uno por ranura
Velocidad de transferencia hasta 2133 MB/s
Tipo de bus Paralelo
Estandarización
Estándar 1.0, 2.0, 3.0, Pro 1.0, Pro 1.1a
Cronología
Industry Standard Architecture y Peripheral Component Interconnect
Accelerated Graphics Port
PCI Express
Tarjeta Accelerated Graphics Port

Compatibilidad, llaves AGP en la tarjeta (arriba), en la ranura (abajo).[3]

Uso

El puerto AGP se utiliza exclusivamente para conectar tarjetas gráficas, y debido a su arquitectura solo puede haber una ranura. Dicha ranura mide unos 8 cm y se encuentra a un lado de las ranuras PCI.[4]

A partir de 2006, el uso del puerto AGP ha ido disminuyendo con la aparición de una nueva evolución conocida como PCI-Express, que proporciona mayores prestaciones en cuanto a frecuencia y ancho de banda. Así, los principales fabricantes de tarjetas gráficas, como AMD y nVIDIA, han ido presentando cada vez menos productos para este puerto.

Versiones

AGP y PCI: buses de 32-bit operando a 66 y 33 MHz respectivamente
Especificación Voltaje Reloj Velocidad Transferencias/reloj Tasa (MB/s)
PCI 3.3/5 V 33 MHz 1 133
PCI 2.1 3.3/5 V 33/66 MHz 1 266
AGP 1.0 3.3 V 66 MHz 1 266
AGP 1.0 3.3 V 66 MHz 2 533
AGP 2.0 1.5 V 66 MHz 4 1066
AGP 3.0 0.8 V 66 MHz 8 2133
AGP 3.5* 0.8 V 66 MHz 8 2133

Consumo de energía

Energía consumida por AGP
Tipo de ranura 3.3 V 5 V 12 V 3.3 V Aux 1.5 V 3.3 V[i] 12 V[i] Energía total
AGP 6 A 2 A 1 A 0.375 mA 2 A - - 48.25 W[ii]
AGP Pro110 7.6 A 9.2 A 50 a 110 W
AGP Pro50 7.6 A 4.17 A 25 a 50 W

Pines del conector

El conector AGP contiene la mayoría de las señales del bus PCI, más algunos agregados. El conector tiene 66 contactos sobre cada lado, aunque cuatro se removieron para el espacio de la clave. El Pin 1 es el más cercano al conjunto I/O (entrada/salida), y los lados B y A figuran en la tabla, orientándose hacia abajo en el conector de la placa base.

Los contactos están espaciados en intervalos de 1 mm, sin embargo están ubicados en dos filas verticales intercaladas de forma tal que hay 2 mm de espacio entre los pines de cada fila. Los contactos del lado A están con una numeración impar, los del lado B con numeración par están en la fila de abajo (1.0 a 3.5 mm desde el borde de la tarjeta). Los otros contactos están en la fila de arriba (3.7 a 6.0 mm desde el borde de la tarjeta).

Pines del conector AGP[1]:95[5]:231–3[6]:50
Pin Lado B Lado A Observaciones
1 OVERCNT# +12 V Alerta de sobrecorriente del puerto USB (abreviación del término overcurrent que significa sobrecorriente)
2 +5 V TYPEDET# La tarjeta pone la señal en baja para indicar que utiliza 1.5 V (AGP 2.0 4x)
3 +5 V GC_DET# La tarjeta pone la señal en baja para indicar el uso de 0.8 V (AGP 3.0 8x)
4 USB+ USB− Pines USB para pasar hacia el monitor
5 Ground Ground
6 INTB# INTA# Líneas de inrrupción (drenaje abierto)
7 CLK RST# Reloj de 66 MHz, Reinicio del Bus
8 REQ# GNT# Requerimiento de Bus desde la tarjeta, y grant desde la placa base
9 +3.3 V +3.3 V
10 ST[0] ST[1] Estatus AGP (válido mientras GNT# está bajo)
11 ST[2] MB_DET# La placa base lo pone en cero para indicar el uso de 0.8 V (AGP 3.0 8x)
12 RBF# PIPE# DBI_HI Búfer de lectura lleno, Requerimiento de ''Pipeline'', inversión de bus de datos[31:16]
13 Ground Ground
14 DBI_LO WBF# Inversión de bus de datos [15:0], búfer de escritura lleno
15 SBA[0] SBA[1] Dirección de bus de banda lateral
16 +3.3 V +3.3 V
17 SBA[2] SBA[3]
18 SB_STB SB_STB#
19 Ground Ground
20 SBA[4] SBA[5]
21 SBA[6] SBA[7]
22 Reserved Reserved Espacio de la clave para tarjetas AGP de 3.3 V
23 Ground Ground
24 +3.3 V aux Reserved
25 +3.3 V +3.3 V
26 AD[31] AD[30] Bus de datos/direcciones (la mitad de arriba)
27 AD[29] AD[28]
28 +3.3 V +3.3 V
29 AD[27] AD[26]
30 AD[25] AD[24]
31 Ground Ground
32 AD_STB[1] AD_STB[1]#
33 AD[23] C/BE[3]#
34 Vddq Vddq
35 AD[21] AD[22]
36 AD[19] AD[20]
37 Ground Ground
38 AD[17] AD[18]
39 C/BE[2]# AD[16]
40 Vddq Vddq 3.3 o 1.5 V
41 IRDY# FRAME# Iniciador listo, Transferencia en progreso
42 +3.3 V aux Reserved Espacio de la clave para tarjetas AGP de 1.5 V
43 Ground Ground
44 Reserved Reserved
45 +3.3 V +3.3 V
46 DEVSEL# TRDY# Objetivo seleccionado, Objetivo listo
47 Vddq STOP# Objetivo requiere parada
48 PERR# PME# Error de paridad, evento de administración de energía (opcional)
49 Ground Ground
50 SERR# PAR Error de sistema, paridad par para transacciones PCI (1x) únicamente
51 C/BE[1]# AD[15] Bus de datos/direcciones (mitad de abajo)
52 Vddq Vddq
53 AD[14] AD[13]
54 AD[12] AD[11]
55 Ground Ground
56 AD[10] AD[9]
57 AD[8] C/BE[0]#
58 Vddq Vddq
59 AD_STB[0] AD_STB[0]#
60 AD[7] AD[6]
61 Ground Ground
62 AD[5] AD[4]
63 AD[3] AD[2]
64 Vddq Vddq
65 AD[1] AD[0]
66 Vregcg Vrefgc Referencias de voltajes de entrada/salida
Leyenda
Ground pin Referencia de 0 Volt
Power pin Fuente de energía para la tarjeta AGP
Output pin Salida de la tarjeta AGP, la señal es recibida por la placa base
Initiator output Salida del maestro/iniciador, recibido por el objetivo
I/O signal Puede ser manipulado por el iniciador o el objetivo, dependiendo de la operación
Target output Manipulado por el objetivo, recibido por el iniciador/maestro
Input Entrada manejada por la placa base, recibido por la tarjeta AGP
Open drain Puede ser puesta a un estado bajo y/o sensado por la tarjeta o la placa base
Reserved No utilizada actualmente, no conectar

Las señales PCI omitidas son:

  • La fuente de alimentación de −12 V
  • Los requerimientos de interrupción tercero y cuarto (INTC#, INTD#)
  • Los pines JTAG (TRST#, TCK, TMS, TDI, TDO)
  • Los pines del SMBus (SMBCLK, SMBDAT)
  • El pin IDSEL; una tarjeta AGP conecta AD[16] a IDSEL internamente
  • Los pines de extensión de 64-bit (REQ64#, ACK64#) y 66 MHz (M66EN)
  • El pin LOCK# para bloquear el soporte de transacción

Las señales que se agregan son:

  • Deshabilitación de Datos AD_STB[1:0] (y AD_STB[1:0]# en AGP 2.0)
  • Bus de direcciones de banda lateral SBA[7:0] y SB_STB (y SB_STB# en AGP 2.0)
  • Las señales de estado ST[2:0]
  • USB+ y USB− (y OVERCNT# en AGP 2.0)
  • La señal PIPE# (removida en AGP 3.0 para señales de 0.8 V )
  • La señal RBF#
  • Los pines TYPEDET#, Vregcg y Vreggc (AGP 2.0 para señales de 1.5V)
  • Las señales DBI_HI y DBI_LO (AGP 3.0 únicamente para señales de 0.8 V)
  • Los pines GC_DET# y MB_DET# (AGP 3.0 para señales de 0.8V)
  • La señal WBF#l (extensión de escritura rápida de AGP 3.0)

Véase también

Notas

  1. Desde la parte extendida del conector AGP.
  2. Las especificaciones de AGP Pro dan un máximo de 25 W.

Referencias

  1. Intel (31 de julio de 1996). «Accelerated Graphics Port Interface Specification Revision 1.0» (en inglés). Consultado el 26 de abril de 2016. 
  2. Quimlan, Tom (8 de abril de 1996). «Intel's AGP design avoids the PCI bus for 3-D Graphics». InfoWorld (en inglés). 
  3. Messmer, Hans-Peter; Dembowski, Klaus (2003). «23.2 AGP-Slots». PC-Hardwarebuch (en alemán). Pearson Deutschland GmbH. p. 823. ISBN 3827320143. «Abb. 23.2: Die verschiedenen AGP-Slots». 
  4. Dembowski, 2003, pp. 23-24
  5. Intel (4 de mayo de 1998), (en inglés), archivado desde el original el 20 de septiembre de 2008, consultado el 15 de septiembre de 2014 .
  6. Intel (septiembre de 2002), AGP V3.0 Interface Specification (en inglés), consultado el 9 de octubre de 2011 .

Bibliografía

  • Dembowski, Klaus (2003). Gran libro del hardware. Marcombo. pp. 23-35. ISBN 8426713424. «Referencia de Hardware: Accelerated Graphics Port - AGP». 

Enlaces externos

  • Especificaciones AGP: 1.0 el 3 de mayo de 2015 en Wayback Machine., , 3.0, ,
  •   Datos: Q338808
  •   Multimedia: AGP

accelerated, graphics, port, para, otros, usos, este, término, véase, desambiguación, informática, español, puerto, gráfico, acelerado, especificación, proporciona, conexión, directa, entre, adaptador, gráficos, memoria, puerto, puesto, solo, puede, conectar, . Para otros usos de este termino vease AGP desambiguacion En informatica Accelerated Graphics Port o AGP en espanol Puerto de grafico acelerado es una especificacion de bus que proporciona una conexion directa entre el adaptador de graficos y la memoria Es un puerto puesto que solo se puede conectar un dispositivo mientras que en el bus se pueden conectar varios desarrollado por Intel en 1996 como solucion a los cuellos de botella que se producian en las tarjetas graficas que usaban el bus PCI 2 El diseno parte de las especificaciones del PCI 2 1 Accelerated Graphics PortAccelerated Graphics PortAcelerated Graphics Port AGP InformacionFecha de creacion1996 1 2 DesarrolladorIntelDescontinuacion2004Datos tecnicosAncho en bits32Numero de dispositivosuno por ranuraVelocidad de transferenciahasta 2133 MB sTipo de busParaleloEstandarizacionEstandar1 0 2 0 3 0 Pro 1 0 Pro 1 1aCronologiaIndustry Standard Architecture y Peripheral Component InterconnectAccelerated Graphics PortPCI ExpressTarjeta Accelerated Graphics PortCompatibilidad llaves AGP en la tarjeta arriba en la ranura abajo 3 editar datos en Wikidata Indice 1 Uso 2 Versiones 3 Consumo de energia 4 Pines del conector 5 Vease tambien 6 Notas 7 Referencias 7 1 Bibliografia 8 Enlaces externosUso EditarEl puerto AGP se utiliza exclusivamente para conectar tarjetas graficas y debido a su arquitectura solo puede haber una ranura Dicha ranura mide unos 8 cm y se encuentra a un lado de las ranuras PCI 4 A partir de 2006 el uso del puerto AGP ha ido disminuyendo con la aparicion de una nueva evolucion conocida como PCI Express que proporciona mayores prestaciones en cuanto a frecuencia y ancho de banda Asi los principales fabricantes de tarjetas graficas como AMD y nVIDIA han ido presentando cada vez menos productos para este puerto Versiones EditarAGP y PCI buses de 32 bit operando a 66 y 33 MHz respectivamente Especificacion Voltaje Reloj Velocidad Transferencias reloj Tasa MB s PCI 3 3 5 V 33 MHz 1 133PCI 2 1 3 3 5 V 33 66 MHz 1 266AGP 1 0 3 3 V 66 MHz 1 1 266AGP 1 0 3 3 V 66 MHz 2 2 533AGP 2 0 1 5 V 66 MHz 4 4 1066AGP 3 0 0 8 V 66 MHz 8 8 2133AGP 3 5 0 8 V 66 MHz 8 8 2133Consumo de energia EditarEnergia consumida por AGP Tipo de ranura 3 3 V 5 V 12 V 3 3 V Aux 1 5 V 3 3 V i 12 V i Energia totalAGP 6 A 2 A 1 A 0 375 mA 2 A 48 25 W ii AGP Pro110 7 6 A 9 2 A 50 a 110 WAGP Pro50 7 6 A 4 17 A 25 a 50 WPines del conector EditarEl conector AGP contiene la mayoria de las senales del bus PCI mas algunos agregados El conector tiene 66 contactos sobre cada lado aunque cuatro se removieron para el espacio de la clave El Pin 1 es el mas cercano al conjunto I O entrada salida y los lados B y A figuran en la tabla orientandose hacia abajo en el conector de la placa base Los contactos estan espaciados en intervalos de 1 mm sin embargo estan ubicados en dos filas verticales intercaladas de forma tal que hay 2 mm de espacio entre los pines de cada fila Los contactos del lado A estan con una numeracion impar los del lado B con numeracion par estan en la fila de abajo 1 0 a 3 5 mm desde el borde de la tarjeta Los otros contactos estan en la fila de arriba 3 7 a 6 0 mm desde el borde de la tarjeta Pines del conector AGP 1 95 5 231 3 6 50 Pin Lado B Lado A Observaciones1 OVERCNT 12 V Alerta de sobrecorriente del puerto USB abreviacion del termino overcurrent que significa sobrecorriente 2 5 V TYPEDET La tarjeta pone la senal en baja para indicar que utiliza 1 5 V AGP 2 0 4x 3 5 V GC DET La tarjeta pone la senal en baja para indicar el uso de 0 8 V AGP 3 0 8x 4 USB USB Pines USB para pasar hacia el monitor5 Ground Ground6 INTB INTA Lineas de inrrupcion drenaje abierto 7 CLK RST Reloj de 66 MHz Reinicio del Bus8 REQ GNT Requerimiento de Bus desde la tarjeta y grant desde la placa base9 3 3 V 3 3 V10 ST 0 ST 1 Estatus AGP valido mientras GNT esta bajo 11 ST 2 MB DET La placa base lo pone en cero para indicar el uso de 0 8 V AGP 3 0 8x 12 RBF PIPE DBI HI Bufer de lectura lleno Requerimiento de Pipeline inversion de bus de datos 31 16 13 Ground Ground14 DBI LO WBF Inversion de bus de datos 15 0 bufer de escritura lleno15 SBA 0 SBA 1 Direccion de bus de banda lateral16 3 3 V 3 3 V17 SBA 2 SBA 3 18 SB STB SB STB 19 Ground Ground20 SBA 4 SBA 5 21 SBA 6 SBA 7 22 Reserved Reserved Espacio de la clave para tarjetas AGP de 3 3 V23 Ground Ground24 3 3 V aux Reserved25 3 3 V 3 3 V26 AD 31 AD 30 Bus de datos direcciones la mitad de arriba 27 AD 29 AD 28 28 3 3 V 3 3 V29 AD 27 AD 26 30 AD 25 AD 24 31 Ground Ground32 AD STB 1 AD STB 1 33 AD 23 C BE 3 34 Vddq Vddq35 AD 21 AD 22 36 AD 19 AD 20 37 Ground Ground38 AD 17 AD 18 39 C BE 2 AD 16 40 Vddq Vddq 3 3 o 1 5 V41 IRDY FRAME Iniciador listo Transferencia en progreso42 3 3 V aux Reserved Espacio de la clave para tarjetas AGP de 1 5 V43 Ground Ground44 Reserved Reserved45 3 3 V 3 3 V46 DEVSEL TRDY Objetivo seleccionado Objetivo listo47 Vddq STOP Objetivo requiere parada48 PERR PME Error de paridad evento de administracion de energia opcional 49 Ground Ground50 SERR PAR Error de sistema paridad par para transacciones PCI 1x unicamente51 C BE 1 AD 15 Bus de datos direcciones mitad de abajo 52 Vddq Vddq53 AD 14 AD 13 54 AD 12 AD 11 55 Ground Ground56 AD 10 AD 9 57 AD 8 C BE 0 58 Vddq Vddq59 AD STB 0 AD STB 0 60 AD 7 AD 6 61 Ground Ground62 AD 5 AD 4 63 AD 3 AD 2 64 Vddq Vddq65 AD 1 AD 0 66 Vregcg Vrefgc Referencias de voltajes de entrada salidaLeyenda Ground pin Referencia de 0 VoltPower pin Fuente de energia para la tarjeta AGPOutput pin Salida de la tarjeta AGP la senal es recibida por la placa baseInitiator output Salida del maestro iniciador recibido por el objetivoI O signal Puede ser manipulado por el iniciador o el objetivo dependiendo de la operacionTarget output Manipulado por el objetivo recibido por el iniciador maestroInput Entrada manejada por la placa base recibido por la tarjeta AGPOpen drain Puede ser puesta a un estado bajo y o sensado por la tarjeta o la placa baseReserved No utilizada actualmente no conectarLas senales PCI omitidas son La fuente de alimentacion de 12 V Los requerimientos de interrupcion tercero y cuarto INTC INTD Los pines JTAG TRST TCK TMS TDI TDO Los pines del SMBus SMBCLK SMBDAT El pin IDSEL una tarjeta AGP conecta AD 16 a IDSEL internamente Los pines de extension de 64 bit REQ64 ACK64 y 66 MHz M66EN El pin LOCK para bloquear el soporte de transaccionLas senales que se agregan son Deshabilitacion de Datos AD STB 1 0 y AD STB 1 0 en AGP 2 0 Bus de direcciones de banda lateral SBA 7 0 y SB STB y SB STB en AGP 2 0 Las senales de estado ST 2 0 USB y USB y OVERCNT en AGP 2 0 La senal PIPE removida en AGP 3 0 para senales de 0 8 V La senal RBF Los pines TYPEDET Vregcg y Vreggc AGP 2 0 para senales de 1 5V Las senales DBI HI y DBI LO AGP 3 0 unicamente para senales de 0 8 V Los pines GC DET y MB DET AGP 3 0 para senales de 0 8V La senal WBF l extension de escritura rapida de AGP 3 0 Vease tambien EditarPCI PCI ExpressNotas Editar a b Desde la parte extendida del conector AGP Las especificaciones de AGP Pro dan un maximo de 25 W Referencias Editar a b Intel 31 de julio de 1996 Accelerated Graphics Port Interface Specification Revision 1 0 en ingles Consultado el 26 de abril de 2016 a b Quimlan Tom 8 de abril de 1996 Intel s AGP design avoids the PCI bus for 3 D Graphics InfoWorld en ingles Messmer Hans Peter Dembowski Klaus 2003 23 2 AGP Slots PC Hardwarebuch en aleman Pearson Deutschland GmbH p 823 ISBN 3827320143 Abb 23 2 Die verschiedenen AGP Slots Dembowski 2003 pp 23 24 Intel 4 de mayo de 1998 Accelerated Graphics Port Interface Specification Revision 2 0 en ingles archivado desde el original el 20 de septiembre de 2008 consultado el 15 de septiembre de 2014 Intel septiembre de 2002 AGP V3 0 Interface Specification en ingles consultado el 9 de octubre de 2011 Bibliografia Editar Dembowski Klaus 2003 Gran libro del hardware Marcombo pp 23 35 ISBN 8426713424 Referencia de Hardware Accelerated Graphics Port AGP Enlaces externos EditarEspecificaciones AGP 1 0 Archivado el 3 de mayo de 2015 en Wayback Machine 2 0 3 0 Pro 1 0 Pro 1 1a Datos Q338808 Multimedia AGPObtenido de https es wikipedia org w index php title Accelerated Graphics Port amp oldid 134497809, wikipedia, wiki, leyendo, leer, libro, biblioteca,

español

, española, descargar, gratis, descargar gratis, mp3, video, mp4, 3gp, jpg, jpeg, gif, png, imagen, música, canción, película, libro, juego, juegos